Руководство по тестопригодному проектированию печатных плат

{{news_head}}

«Руководство по тестопригодному проектированию печатных плат» содержит рекомендации для разработчиков цифровой техники, выполнение которых позволит проводить тестирование печатных плат при помощи технологии периферийного (граничного) сканирования более эффективно. Как известно из различных публикаций, для реализации данной технологии необходимо, чтобы хотя бы одна микросхема на проектируемой печатной плате соответствовала стандарту IEEE 1149.1 (JTAG). Это требование зачастую уже выполнено, если устройство содержит в своем составе современные процессоры, микроконтроллеры и ПЛИС, и тестирование и диагностика таких плат при помощи JTAG осуществима без дополнительных мероприятий. Однако следование рекомендациям по тестопригодному проектированию позволяет добиться максимального тестового покрытия печатной платы и выявления возможных неисправностей.

Проектирование печатных плат

«Руководство по тестопригодному проектированию печатных плат» также содержит некоторые советы по оптимизации скорости программирования микросхем флэш-памяти на смонтированных печатных платах, что может оказаться важным при крупносерийном производстве. Брошюру в печатном виде можно заказать бесплатно на сайте JTAG Technologies www.jtag-technologies.ru или у официального дистрибьютора компании — Предприятия ОСТЕК.

Продукция компании JTAG Technologies широко используется для тестирования печатных плат и диагностики дефектов при разработке, опытном и серийном производстве, а также при сервисном обслуживании электронных изделий.